单位文秘网 2022-02-25 09:10:05 点击: 次
摘要:为了提高片上网络中最优化计算的动态规划电路的速度和精确度,提出了一种CMOS电流模式的winner—take—all/loser—take—all(WTA/LTA)电路,该电路设计了一个可再生结构放大输入电流的差距并加速比较,从而提高了电流比较的解析度和速度;使用了输出选择的方式来减小电流镜引起的失配误差,从而改善了输出电流的精确度,采用TSMC 180 nm工艺技术和1.3 V工作电压的仿真实验表明,所提出的wTA/LTA电路可以达到1 nA的解析度和99.5%的精确度,同时具有高速、低功耗特性,使用该电路作为基本计算单元的八节点动态规划电路,在相同仿真条件下与未改进的动态规划电路相比,计算延迟减小约60%,同时精确度提高约80%。
(责任编辑:单位文秘网) )地址:https://www.kgf8887.com/show-250-101810-1.html
版权声明:
本站由单位文秘网原创策划制作,欢迎订阅或转载,但请注明出处。违者必究。单位文秘网独家运营 版权所有 未经许可不得转载使用